¿Qué es el cierre temporal?
El cierre de sincronización en el diseño de circuitos integrados generalmente se refiere a la coherencia de la sincronización del diseño de front-end y back-end. En otras palabras, ¿a qué frecuencia se puede ejecutar la lista de red proporcionada por el front-end y el circuito completado por el back-end también puede ejecutarse a esta frecuencia? La razón principal es que la síntesis de front-end o el análisis de temporización no tienen información precisa de retardo de línea y CELL, lo que fácilmente puede provocar que la temporización no converja después del diseño. Con el desarrollo de la tecnología, el retraso de la línea domina y los problemas de cierre del tiempo serán cada vez más graves. La solución fundamental es integrar los procesos de diseño front-end y back-end. Herramientas como PC (síntesis física) pueden resolver mejor este problema.