Red de conocimientos turísticos - Información de alquiler - La tarjeta de diagnóstico de la placa base muestra A7 EE 26. ¿Qué está pasando? Por favor, ayúdenme.

La tarjeta de diagnóstico de la placa base muestra A7 EE 26. ¿Qué está pasando? Por favor, ayúdenme.

Ayuda a encontrar:

Se ha mostrado la lista de códigos de tarjeta de diagnóstico de fallas de la placa base de la computadora 1

[b][size=3]00. para controlar el arranque de INI19.

01 Prueba del procesador 1, verificación del estado del procesador, si la prueba falla, el bucle es infinito. Las pruebas de los registros del procesador están a punto de comenzar y las interrupciones no enmascarables están a punto de desactivarse. La prueba del registro de la CPU está en curso o falló.

02 Determinar el tipo de diagnóstico (normal o fabricado). El búfer del teclado se invalidará si contiene datos. Deshabilite las interrupciones no enmascarables; comience con retraso. La escritura/lectura de CMOS está en progreso o falló.

03 Borre el controlador de teclado 8042 y emita el comando TESTKBRD (AAH). Se completa el retardo de encendido. El componente de verificación de ROM?BIOS está en progreso o falló. A3x C(} ? _.m, K S

04 Restablezca el controlador de teclado 8042, verifique TESTKBRD. Prueba de reinicio por software/encendido del controlador de teclado. Prueba del temporizador de intervalo programable en curso o fallida. 6T2v #j G , ^ [6B w

F:~

05 Si se repiten las pruebas de fabricación 1 a 5, se determina que el estado de control del 8042 está a punto de iniciarse. La preparación inicial de DMA está en progreso o falló.

06 Realice la preparación inicial del chip del circuito, desactive el video, la paridad, el chip del circuito DMA y borre el chip del circuito DMA, todos los registros de página y las palabras de parada CMOS. Sección. Se inició el cálculo de la ROM y se verifica si la prueba de lectura/escritura del registro de la página inicial del DMA está en progreso o falló.

07 Prueba 2 del procesador. la suma de comprobación del BIOS de la ROM del CPU está bien, el búfer del teclado se borra, emita el comando BAT (Prueba de garantía básica) al teclado. Preparación inicial, ciclo de temporizador de actualización normal. Se ha emitido un comando BAT al teclado y el comando BAT está a punto de escribirse. La verificación de actualización de RAM está en progreso o falló.

09 EPROM comprueba la suma y debe ser igual a cero para pasar. Verifique la prueba de seguridad básica del teclado, seguida de la verificación de los bytes de comando del teclado. Las primeras pruebas de RAM de 64K están en marcha. r h9J {#? K

0A permite la preparación inicial de la interfaz de vídeo. Se emite el código de bytes de comando del teclado y los datos del byte de comando están a punto de escribirse. El primer chip de RAM de 64 K o línea de datos falló y se desplazó.

0B prueba el 8254 canal 0. Al escribir el byte de comando del controlador del teclado se emitirá un comando de bloqueo/desbloqueo para los pines 23 y 24. La primera lógica par/impar de 64K RAM falló.

Prueba 0C 8254 canal 1. Los pines 23 y 24 del controlador del teclado están bloqueados/desbloqueados; se emite el comando NOP. La línea de dirección de la primera RAN de 64K está defectuosa. ?A K7R1U3l7{.h, V `$\1b

0D 1. Compruebe si la velocidad de la CPU coincide con el reloj del sistema. 2. Compruebe si el valor programado del chip de control coincide con la configuración inicial. 3. Prueba del canal de vídeo, si falla sonará la bocina. El comando NOP ha sido procesado; luego pruebe el registro de parada CMOS. Fallo de paridad del primer byte de apagado del CMOS de prueba 64K RAM

0E. Se calculará la prueba de lectura/escritura del registro abierto de parada de CMOS; Inicialice la dirección del puerto de entrada/salida.

0F prueba CMOS extendido. Suma de comprobación CMOS calculada escrita en el byte de diagnóstico; comienza la preparación inicial de CMOS. . W9@7} ` G#w

10 Pruebe el canal DMA 0.

CMOS se preparó inicialmente y el registro de estado de CMOS está a punto de prepararse inicialmente para la fecha y hora. El primer bit 0 de RAM de 64K falló. n*N

dk ?

11 Pruebe el canal DMA 1. El registro de estado CMOS se preparó inicialmente para deshabilitar el DMA y el controlador de interrupciones. El primer bit 1 de 64DK RAM falló.

12 Pruebe el registro de la página DMA. Deshabilite el controlador DMA 1 e interrumpa los controladores 1 y 2; deshabilite la visualización de video y prepare el puerto B inicialmente. El primer bit 2 de 64DK RAM falló.

13 Pruebe la interfaz del controlador de teclado 8741. La visualización de vídeo está desactivada y el puerto B está preparado inicialmente; la inicialización del chip/detección automática de memoria está a punto de comenzar. El primer bit 3 de 64DK RAM falló.

14 Pruebe el circuito de activación de actualización de memoria. La inicialización del chip del circuito/detección automática de memoria finaliza; la prueba del temporizador 8254 está a punto de comenzar. El primer bit 4 de 64DK RAM falló. *m M B k O; a d

15 Pruebe los primeros 64K de la memoria del sistema. El temporizador del canal 2 está a mitad de prueba; 8254 El temporizador del canal 2 está a punto de completar la prueba. El primer bit 5 de 64DK RAM falló.

16 Cree la tabla de vectores de interrupción utilizada por 8259. La prueba del temporizador del segundo canal ha finalizado; el temporizador del primer canal del 8254 está a punto de completar la prueba. El primer bit 6 de RAM de 64DK falló. _1B,k0S ~k)A | z

17 Ajuste la operación de entrada/salida de video y habilítela si el BIOS de video está instalado. La prueba del temporizador del primer canal ha finalizado; el temporizador del canal 0 del 8254 está a punto de completar la prueba. El primer bit 7 de 64DK RAM falló.

18 Pruebe la memoria de video. Si la instalación del BIOS de video seleccionado pasa, se puede omitir. La prueba del temporizador del canal 0 ha finalizado; la actualización de la memoria está a punto de comenzar. El primer bit 8 de 64DK RAM falló. 8y

e ~6D d r'r U

U

19 Pruebe el bit de máscara del controlador de interrupciones (8259) del canal 1. La actualización de la memoria ha comenzado y se completará. El primer bit 9 de 64DK RAM falló. g.y g C t p

1A prueba el bit de máscara del controlador de interrupciones (8259) del canal 2. Activando circuito de actualización de memoria, a punto de comprobar el tiempo de encendido/apagado de 15 microsegundos. El primer bit 10 de RAM de 64DK falló.

1B Prueba el nivel de batería del CMOS. Se completó la prueba de 30 microsegundos del tiempo de actualización de la memoria; la prueba de memoria básica de 64K está a punto de comenzar. El primer bit 11 de RAM de 64DK falló. 9v O v @amp;? r7i9w*| h

Suma de comprobación CMOS de prueba 1C. El primer bit 12 de RAM de 64DK falló.

Configuración 1D Set CMOS. El primer bit 13 de RAM de 64DK falló. H5l#C;w g k7W M

1E Determine el tamaño de la memoria del sistema y compárelo con el valor CMOS. El primer bit 14 de RAM de 64DK falló. i;C o A i U E0v(K o

1F Pruebe la memoria de 64 K hasta 640 K. . Falla del primer bit 15 de RAM de 64 DK.

20 Mida el bit de interrupción fijo 8259. Inicio básico Prueba de memoria de 64 K; la línea de dirección está a punto de ser probada. Prueba de registro DMA esclavo en curso o fallida f0| { v Q C K

21 Mantener el bit de interrupción no enmascarable (NMI) (paridad o entrada/comprobación de salida). canal). Pasó la prueba de línea de dirección; la paridad está a punto de activarse. La prueba del registro DMA principal está en progreso o falló.

Termina la activación de la paridad; comenzará la prueba de lectura/escritura de datos en serie. La prueba del registro de máscara de interrupción principal está en curso o falló.

23 Pruebe el modo de protección modo virtual 8086 y modo de página 8086. La prueba básica de lectura/escritura de datos en serie de 64K está bien; cualquier ajuste previo a la inicialización del vector de interrupción está a punto de comenzar. La prueba del registro de máscara de interrupción del esclavo está en progreso o falló. GpF?i o _ ;E }? @

25 Pruebe todas las memorias excepto los primeros 64K. Complete la preparación inicial del vector de interrupción; el puerto de entrada/salida del 8042 se leerá para la interrupción giratoria. En progreso o falla. (V)Z Inicie la preparación inicial de datos globales. Encienda la línea de dirección A20; habilítela para ingresar al direccionamiento. Se realizará cualquier preparación inicial después de que se realice la prueba del controlador del teclado. g'l kQ z8P h N3g?K

28 Determine el control de la memoria caché o el teclado especial 8042. La preparación inicial después del modo monocromo de interrupción está a punto de configurarse. >Va]: Y f2z

29. El modo monocromático está configurado y el modo de color está a punto de configurarse. La verificación de la validez de la configuración CMOS está en progreso. Método, activa la paridad antes de la prueba de ROM. Memoria básica de 64K. { ^$[ W

2B Realice la preparación inicial para la paridad del disparador. Fin; todos los ajustes necesarios antes de controlar la verificación de la ROM de video opcional están en progreso o fallaron JD Z!V0m d.Q L] j O

2C Verifique el puerto serie y habilítelo. Preparación inicial Procesamiento completo antes de controlar la ROM de video; a punto de ver y controlar la ROM de video opcional.

2D detecta el puerto paralelo y. lo inicializa. Se ha completado el control de la ROM de video y cualquier otro procesamiento del control de recuperación de la ROM de video está en curso.

2E La preparación inicial de la unidad de disco duro y el controlador está terminada. restaurado si no se encuentra EGA/VGA, se realiza la prueba de lectura/escritura de la memoria de pantalla, kf E, ` K

2F detecta el coprocesador matemático y realiza los preparativos iniciales. La prueba de lectura/escritura de memoria está a punto de comenzar.

30 Crea memoria básica y memoria extendida. Pasó la prueba de lectura/escritura de la memoria de la pantalla; próximamente se realizará la verificación de escaneo. Creo que la pantalla funciona.

31 Detecta la ROM seleccionada de C800:0 a EFFF:0 y realiza la preparación inicial. La prueba de lectura/escritura de la memoria del monitor o la verificación de escaneo fallaron y está a punto de realizarse otra prueba de lectura/escritura de la memoria del monitor. Los monitores monocromáticos funcionan.

32 Programe los chips de E/S como COM/LTP/FDD/equipo de sonido en la placa base para que se ajusten a los valores de configuración. Pasa otra prueba de lectura/escritura de la memoria del monitor; realizará otra verificación de escaneo del monitor. Los monitores en color (40 columnas) funcionarán.

33. Se completa la inspección del monitor de video; comenzaremos a usar el interruptor de ajuste y la tarjeta enchufable real para verificar el tipo de cierre del monitor. Los monitores en color (80 columnas) funcionarán.

34. Se ha verificado el adaptador de pantalla; luego se configurará el modo de pantalla. Un tic del cronómetro interrumpe una prueba en curso o falla. 3k Q Z R F6D: Iamp; K a \

35 Se completó la configuración del modo de visualización a punto de verificar el área de datos de la ROM del BIOS. Hay una prueba de apagado en curso o ha fallado. A; y ]-]; O'z"t8l Famp; q6v

36. Se ha verificado el área de datos de la ROM del BIOS; el cursor de la información de encendido está a punto de configurarse. A-20 en el circuito de la puerta ha fallado. "w c a; ? E \ r G

37. La configuración del cursor para identificar la información de encendido se ha completado; la información de encendido se mostrará pronto. Interrupción inesperada en modo protegido.

38. Visualización completa de la información de encendido; se leerá la nueva posición del cursor. La prueba de RAM está en progreso o falla en la dirección > FFFFH.

39. Se ha leído la posición guardada del cursor y se mostrará la cadena de información de referencia.

3A. La visualización de la cadena de información de referencia ha finalizado; el mensaje de descubrimiento se mostrará pronto. El canal 2 del temporizador de intervalos se probó o falló. ?\5qM4K m ^] | r

3B Utilice el chip OPTI (solo 486) para preparar inicialmente el caché auxiliar. Se ha mostrado el mensaje encontrado; en modo virtual, la prueba de memoria está por comenzar. La prueba del reloj del calendario diario está en curso o fuera de servicio.

N o"K u-Q5r#q D

3C establece un indicador que permite la entrada a la configuración CMOS. . La prueba del puerto serie está en progreso o falló.

3D inicializa el teclado/ratón PS2/dispositivo PNP y el nodo de memoria total. Prueba de puerto paralelo en curso o fallida v;\"I lg3T8q e4F'o

3E Intentando abrir la caché L2. La prueba del coprocesador matemático está en curso o falló. 9Y C z { s5M D5e, m Z

40 Han comenzado los preparativos para la prueba en modo virtual; Ajuste la velocidad de la CPU para que coincida exactamente con el reloj del periférico. [0T m)k m b u w

41 Las interrupciones están activadas, los datos se inicializarán para facilitar la detección 0:0 de cambios en la memoria (controlador de interrupción o memoria defectuosa) y la recuperación de la verificación de la memoria de video está a punto de realizarse; preparado. Error en la selección de la placa enchufable del sistema. t B ?7p X3P

42 La ventana de visualización ingresa a CONFIGURACIÓN. La tabla de descriptores está lista; la prueba de memoria en modo virtual está a punto de comenzar. Fallo de RAM CMOS extendida.

43 Si se trata de una BIOS plug-and-play, se inicializan el puerto serie y el puerto paralelo. Ingrese al modo virtual; la interrupción para el modo de diagnóstico está a punto de implementarse. n*D L `"~

T

44. Se ha implementado la interrupción (si el interruptor de diagnóstico se ha activado; los datos se prepararán inicialmente para verificar la transferencia de memoria en 0:0 .) Interrupción del BIOS para inicializar.

45 Inicializando el coprocesador matemático. Los datos se prepararon inicialmente;

46. Memoria de prueba devuelta; tamaño de memoria calculado, la página está a punto de escribirse en la memoria de prueba )e B _ m0C$p

47. la memoria extendida está a punto de escribir la página en la memoria básica de 640 K. Verificación, reconfiguración del CMOS.

49. Busque la memoria por debajo de 1BM y verifíquela; la memoria por encima de 1MB se determinará pronto.

4A. Busque la memoria superior a 1 MB y compruébela; el área de datos de la ROM del BIOS se verificará pronto. Inicializa el vídeo.

4B. Se completa la verificación del área de datos de la ROM del BIOS, se verificará el y se borrará más de 1 MB de memoria para el reinicio por software.

4C. Borrar más de 1 MB de memoria (reinicio parcial) borrará más de 1 MB de memoria. 8O

c)g8\3L'p

4D? Se ha borrado más de 1 MB de memoria (se guardará el tamaño de la memoria).

4E Si se detecta un error; mostrar el mensaje de error en el monitor y esperar a que el cliente presione la tecla para continuar. Iniciar prueba de memoria: (sin reinicio por software) se mostrará la primera prueba de memoria de 64K. Mostrar información de derechos de autor. @ @(F `#? l F

4F lee y escribe datos del disco duro y del software y realiza el arranque de DOS. Comienza a mostrar el tamaño de la memoria. Está probando la memoria y la actualizará. ; realizará una prueba de memoria en serie y aleatoria.

50 Guarde el valor de CMOS en el área de monitoreo del BIOS actual en CMOS. el tipo de CPU y la velocidad.

51. Pruebe la memoria de más de 1 MB

52 Todas las ROM de memoria de solo lectura ISA se inicializan y el trabajo de inicialización, como la asignación. Se han completado los números IRQ a PCI. La prueba de memoria está a punto de volver al modo de dirección real. Ingrese a la detección del teclado -o Oh h2x k"l j

53 Si no es un BIOS plug-and-play. , inicialice el puerto serie, el puerto paralelo y los valores de configuración Guarde el tamaño de los registros de la CPU y la memoria y entrará en el modo de dirección real

e N N ?

54. el modo de dirección real se abrió con éxito; los registros guardados cuando se preparaba para cerrar están a punto de restaurarse. Escanee la "tecla de golpe" x.a z s: U W, b n

55. la línea de la puerta A-20 se desactivará., C; @ c*y] K2Z W H ` U.

56. para ser verificado; Q*d Z ~o#K1O

57. El área de datos de la ROM del BIOS se ha verificado hasta la mitad.

Continúe. completado; el mensaje se borrará.

59. El mensaje se ha eliminado; la prueba de DMA y el controlador de interrupción están a punto de comenzar. e Tecla "F2" para configurar.

5B. Pruebe la dirección de memoria básica x2B.

60 Configure la función de protección antivirus del sector de arranque. registro de página; prueba la memoria extendida.

61 Muestra la tabla de configuración del sistema. La prueba del registro básico DMA#1 está a punto de realizarse. > 62 Inicie el arranque del sistema con la interrupción 19H. La prueba del registro básico DMA#1 está por realizarse; la prueba del registro DMA#2 está por realizarse.

8cu)I/f4O ly w3h

63. Pasó la prueba del registro básico DMA#2; el área de datos de la ROM del BIOS se verificará pronto.

64. El área de datos de la ROM del BIOS se ha comprobado hasta la mitad, continúe.

65. Se completará la verificación del área de datos de la ROM del BIOS; se programarán los dispositivos DMA 1 y 2. .: a A E#Famp; D2a

66. Se completa la programación de los dispositivos DMA 1 y 2; el controlador de interrupción No. 59 se utilizará para la preparación inicial. El registro de caché está optimizado y configurado.

67. 8259 La preparación inicial ha finalizado; la prueba del teclado está a punto de comenzar.

68 . Haga funcionar tanto la caché externa como la caché interna de la CPU. R: L\ `"u K$n:? z3Q Q-S m u

6A . . Pruebe y muestre el valor de la caché externa.

].y1J o c _ b4i G;Z

p>

6C . Mostrar contenido bloqueado. 'Y#t)b#W-C

6E . el código de error se envía a la pantalla

72 . Compruebe si la configuración es correcta

76 . y s F0d

7A . Bloquear teclado. n0l,@(Q,E L l:X

7C . . Establecer vector de interrupción de hardware.

7E . Pruebe si el procesador matemático está instalado m(H4b.E a6O S?C

80. Se inicia la prueba del teclado, limpiando y verificando si hay teclas atascadas. El teclado está a punto de restaurarse. Gire apague el dispositivo de entrada/salida programable

81. Encuentre la tecla atascada incorrecta para la restauración del teclado; el comando de prueba del puerto de control del teclado está a punto de emitirse U)], P } m. .D

82 Se completa la prueba de la interfaz del controlador del teclado, se escribirán los bytes de comando y se preparará inicialmente el buffer circular para detectar e instalar la interfaz RS232 fija (puerto serie). >

83. Se ha escrito el byte de comando y se ha completado la preparación inicial de los datos globales; se comprobará si hay un bloqueo de clave 5h @'i'J-S] o ^

84. Se verificó si hay una clave bloqueada, la falta de coincidencia de la memoria con CMOS está a punto de verificarse. La detección e instalación del puerto paralelo fijo 85. Se verificó el tamaño de la memoria y la contraseña o la disposición de omisión están a punto de mostrarse. 4Q Q. v V \

86. Contraseña comprobada; la programación antes de la disposición de derivación está a punto de comenzar. Vuelva a abrir los dispositivos de E/S programables y detecte conflictos de E/S solucionados. w

87. Complete la programación antes de la instalación; el dispositivo CMOS se programará 2t$Wz#\6a q G P N J

88. para hacerlo, realice la programación posterior. Inicialice el área de datos del BIOS 5[ ~3t | F"C { ] I

Q

89. Complete la programación; aparecerá la información en la pantalla de encendido. 0n ? n9Z ^ a

8A Se muestra el primer mensaje en pantalla Inicialización del área de datos del BIOS extendido

8B. a punto de ser bloqueado.

8C . Después de deshabilitar exitosamente el BIOS principal y de video, comenzará la programación de las opciones de configuración posterior del CMOS. Realice la inicialización del controlador de la unidad de disquete.

Se ha organizado la programación de opciones 8D, luego se verifica el mouse y se realizan los preparativos iniciales. . H-W$P b q

8E . Se detectó el mouse y se completó la preparación inicial; los discos duros y los disquetes están a punto de restablecerse. . om A L)W Z f k

8F . El disquete ha sido revisado y será preparado inicialmente y posteriormente equipado con un disquete.

90. Se completó la configuración del disco blando; se probará la presencia del disco duro. Se inicializa el controlador del disco duro.

91. Se completa la prueba de existencia del disco duro; luego configure el disco duro. Inicialización del controlador del disco duro del bus local.

92. La configuración del disco duro está completa; el área de datos de la ROM del BIOS está a punto de ser verificada. Saltar a la ruta del usuario 2.

93. Se ha comprobado la mitad del área de datos de la ROM del BIOS;

94. Se completa la verificación del área de datos de la ROM del BIOS, es decir, se configuran los tamaños de memoria básica y extendida. Cierre la línea de dirección A-20.

95. El tamaño de memoria ajustado para la compatibilidad con mouse y disco duro tipo 47 se probará pronto. "G | j d;y ` x.b

96. Restaurar después de verificar la memoria de la pantalla; la preparación inicial antes del control de ROM opcional C800:0 está a punto de realizarse. Se borra el registro del "segmento ES". r z m U Lamp; ?6H

97 . C800: 0 Cualquier preparación inicial antes de que se complete el control de la ROM opcional y luego se verifica y controla la ROM opcional. { c'? 8n

V

b

98 . El control de la ROM de opción está completo; cualquier procesamiento requerido después de que la ROM de opción restaure el control está a punto de completarse. se realizará. Busque la selección de ROM. q S.n Q6D \

G

99. Cualquier preparación inicial requerida después de completar la prueba de ROM opcional. está a punto de establecerse. *kp *b?b g

g n

9A. Operación de retorno después de configurar el temporizador y la dirección base de la impresora, es decir, configurar la base RS-232. dirección N'[. L7Y*Q0ee

9B. Regrese después de la dirección base RS-232; la preparación inicial para la prueba del coprocesador está por comenzar

9C. Finalice; luego prepare el coprocesador para la preparación inicial. Establezca la gestión de ahorro de energía .e6h6c8C9q*f

9D El coprocesador está listo para cualquier preparación inicial después de la prueba del coprocesador. "d

9E. Después de completar la preparación inicial del coprocesador, se verificarán el teclado extendido, el identificador del teclado y el bloqueo numérico. Interrupción de hardware abierta.

9F. Se ha verificado el teclado extendido, se establece el indicador de identificación, se activa o desactiva el bloqueo digital y se emitirá el comando de identificación del teclado. . C ~?L V$I&s h;K3U

A0 . Emita el comando de identificación del teclado y se restaurará el indicador de identificación del teclado. Establecer hora y fecha. r, G famp; prueba de memoria completada; cualquier error leve está a punto de mostrarse. Verifique el bloqueo del teclado j(Kx G Q J/L^

A3. Se muestran errores leves; la tasa de pulsaciones del teclado está a punto de mostrarse. se configurará . U W!z S\ gamp ;Aamp;d c ] A

A4.

Inicialización de la tasa de entrada de repetición del teclado. ] FB { J*M@ | q m7z u

A5 . Luego se borrará la pantalla. . n v _ I^ n j"e

y b l M ]

A6 . Pantalla borrada; la paridad y las interrupciones no enmascarables están a punto de iniciarse. .

A7 Las interrupciones no enmascarables y la paridad están habilitadas; cualquier preparación inicial requerida para controlar la ROM opcional antes de E000:0 está a punto de ocurrir

A8. Se borrará cualquier preparación inicial requerida después de controlar E000:0.

A9 Al regresar del control de la ROM E000:0, se realizará cualquier preparación inicial. 6F a*T k, L u t

AA. La preparación inicial después de controlar la ROM opcional en E000:0 mostrará la configuración del sistema

AC. /p>

AE . Borrar el indicador de autoprueba de encendido

B0 . La prueba se completa y el sistema está listo para iniciar. m >B6 . p V*E Y C

B8 .

BC .

El valor predeterminado del programa BE ingresa al chip de control y se ajusta a la tabla de valores predeterminados binarios modificables. Limpiar la pantalla (opcional). 8R*x.}8S M}:qO3h \

BF Valor de establecimiento de CMOS de prueba. Detecta virus y solicita una copia de seguridad de los datos.

C0 inicializa el caché. Intente arrancar con la interrupción 19. k, m5G A V f a

Autoprueba de memoria C1. Busque la marca "55" "AA" en el sector de arranque.

Primera prueba de memoria de 256K del C3.

C5 Copia BIOS desde ROM para una autoprueba rápida. 'N Q

m k#u(P3N'v

Autoprueba de caché C6. . .

CA detecta el caché de Micronies (si está presente) y. haga los preparativos iniciales , b O } s"v L b l

CC apaga el procesador de interrupción no enmascarable. . .

procesador EE inesperadamente. Excepciones. . . /p>

FF proporciona control del gestor de arranque INI19, placa base OK[/size][/b]